詳細介紹
TEWS模塊TXMC635
產品簡介
TXMC635是一款標準單寬度交換夾層卡(XMC)兼容模塊,提供用戶可配置的XC6SLX45T-2或xc 6 slx 100t-2 Xilinx Spartan-6 FPGA。
48 ESD保護TTL線路提供靈活的數字接口。所有I/O線都可以單獨編程為輸入或輸出。設置為輸入會將I/O線設置為三態,可以與片上上拉一起使用,也可以用作開漏輸出。每條TTL I/O線都有一個拉電阻。拉電壓電平可選擇為+3.3V、+5V以及GND。
8通道16位模擬輸出允許軟件選擇10V、10.2564V或10.5263V的輸出電壓范圍。每個通道的輸出電壓范圍可以單獨設置。轉換時間多為10 s,DAC輸出通過運算放大器路由,以保護DAC免受損壞。
32個ADC輸入通道可以通過軟件配置,以16個輸入通道的單端或差分模式工作。32個通道中的每一個都具有16位的分辨率,并且能夠以高達1 MSPS工作。可編程增益放大器可通過軟件配置,允許高24.576V的滿量程輸入電壓范圍。
對于客戶特定的I/O擴展或板間通信,TXMC635-xxR在P14上提供64條FPGA I/O線路,在P16上提供3個FPGA多千兆收發器。P14 I/O線路可配置為64路單端LVCMOS33或32路差分LVDS33接口。
用戶FPGA連接到128兆字節、16位寬的DDR3 SDRAM。SDRAM接口使用Spartan-6的硬連線內部存儲器控制器塊。
用戶FPGA通過平臺SPI閃存或PCIe下載進行配置。閃存器件是在系統中可編程的。在線調試選項通過JTAG接頭提供,用于FPGA設計的回讀和實時調試(使用Xilinx ChipScope)。
用戶FPGA通過PCIe的直接配置由配置FPGA實現。配置數據通過32位傳輸寄存器編程至用戶FPGA (Spartan6)。數據源是XILINX ISE二進制文件(.位文件或。bin文件),這些文件由XILINX ISE設計軟件生成。這些二進制文件由報頭、報頭和配置數據組成。只有配置數據必須被傳輸。有關配置細節和配置數據文件格式的更多信息,另請參見XILINX用戶指南(ug380) Spartan6 FPGA配置。
采用XC6SLX45T-2 FPGA的TXMC635的用戶應用可使用設計軟件ISE Project Navigator (ISE)和嵌入式開發套件(EDK)進行開發。IDE版本為14.7。這兩種設計工具都需要許可證。
TEWS提供了一個記錄良好的基本FPGA示例應用設計。它包括一個。包含所有必要引腳分配和基本時序約束的ucf文件。示例設計涵蓋了TXMC635的主要功能。它實現了本地橋接器件的本地總線接口、寄存器映射、DDR3存儲器訪問和基本I/O。它是Xilinx ISE項目的一部分,提供源代碼和可供下載的位流。